Xilinx ISE 9.1i(逻辑设计环境)

更新时间:2024-05-01 01:50:01 阅读量: 综合文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

Xilinx ISE 9.1 终于于2007.3月释放。业界最完整的可编程逻辑设计解决方案,用于实现最优性能、功率管理、降低成本和提高生产率。 ISE 9.1i 利用新 SmartCompile 技术,来帮助用户在更少的时间内实现业内最快速的 FPGA 性能!ISE? 9.1i 是 Xilinx 最新推出的业内领先的设计工具,其性能比竞争解决方案平均快 30%。 新 SmartCompile 技术让您能够更快、更轻松地实现时序收敛。

Xilinx ISE 9.1i

赛灵思公司(Xilinx, Inc)2007推出业界应用最广泛的集成软件环境(ISE?)设计套件的最新版本ISE 9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE 9.1i还新采用了SmartCompile 技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE 9.1i 还优化了其最新65nm Virtex?-5 平台独特的ExpressFabric?技术,可提供比竞争对手的解决方案平均高出30%的性能指标。对于功耗敏感的应用, ISE 9.1i还可将动态功耗平均降低10%。

这一革命性的技术得益于赛灵思Synplicity超高容量时序收敛工作组(Xilinx-Synplicity Ultra High-Capacity Timing Closure Task Force)的工作成果。 该技术提供了业界领先的生产力提升能力,可保证最快的时序收敛路径,并且优化了赛灵思领先的Virtex? 系列和Spartan?-3 新一代 FPGA器件产品的功耗和性能。 “对于少许设计更改来说,特别是在设计周期的后期,快速的设计实施速度和可预测的时序结果极为重要。”领先的定制汽车系统供应商德国Harmon/Becker 汽车系统有限公司负责制图平台的高级技术专家Jochen Frensch说:“对于较小的设计变更,XST (Xilinx Synthesis Technology) 的综合技术可保留设计未改变部分的名称,而SmartGuide技术在实施过程中可保持高达99%的设计实现不变,因此我们可以发现实施的运行速度越来越快。ISE 9.1i中新采用的SmartGuide技术提供了巨大的优势。”

ISE 9.1i 提供:

? ? ?

性能 - 比现有竞争解决方案平均快 30% 生产率 - 推出了新 SmartCompile 技术 功耗 - 动态功耗平均降低 10%

性能

比现有竞争解决方案平均快 30%

ISE 9.1i 仍居于性能领先地位。

o 无需进行布局规划即可实现时序收敛

o 改善的预布线延迟估计使得上游工具能够优化真正的关键路径。 o 利用 Virtex?-5 对角互联来实现延迟优化 o 支持 6 LUT,从而改善了性能、功耗和利用率

o 减少 LUT 数量 → 减少布线和逻辑电平 → 提高性能和降低功耗 o 物理综合优化

ISE 9.1i 设计工具内的特性基于 ISE Fmax 技术的性能,专门用于为基于 Virtex-5 的、高密度、高性能设计提供无可比拟的性能和时序收敛结果。 ISE 9.1i 集成式时序收敛流程整合了增强型物理综合优化,提供了最佳的时钟布局、更好的封装和时序收敛映射,从而获得了更高质量的结果。

最佳布线算法能够有效地利用 65nm ExpressFabric? 的对角对称互联,从而将延迟降至最低水平,和充分利用 Virtex-5 平台的高性能特性。 根据时序要求,ISE 9.1i 布线算法还支持引脚交换,从而可以将设计性能进一步最大化。

整个 ISE 9.1i 基础设施是一个扩展的时序收敛环境 - 虚拟“时序收敛平台(Timing Closure Cockpit)” - 实现了约束输入、时序分析、布局规划和报告窗口之间的无缝交叉探测,因此设计者能够更轻松的完成时序问题分析。

生产率

推出了新 SmartCompile 技术

映射、布局和布线算法的改善能够让用户将棘手的设计的编译次数平均加快2.5倍。 这让用户能够从他们的设计中获得更多的实现或回报,从而加快了面市,并减少了失败。

利用 ISE 9.1i 内的新 SmartCompile 技术,FPGA 设计者可以将运行时间平均加快 2.5 倍,而某些设计甚至可以将运行时间加快 6 倍。

SmartCompile 由 3 种新特性组成:SmartGuide、分区和 SmartPreview。

? ?

分区可以保证保留现有实现。 用户可以在其设计中定义分区或分级模块。 他们能够规定重新实现过程中要保留这些分区的综合、布局和/或布线。

SmartGuide 将相同设计不同版本之间的实现差异降至最低水平。 SmartGuide 由 ISE 项目浏览器(Project Navigator)提供,并且无需对现有设计流程做大量修改。可以加快运行时间,并且还

能为不在关键路径上的小的设计修改保留时序。

? SmartPreview 允许用户暂停和恢复实现。 这使得用户能够保存中间结果,查看设计状态(时序失败的路径、布线状态),生成比特流,并进行时序分析。 通过研究实现过程,这可以降低长实现周期的影响。

ISE 9.1i 包含其它一些有助于设计者快速实现时序收敛的新性能,包括:

?

新的 Tcl 命令窗口:新的 Tcl 窗口让用户能够在 ISE 图形环境和命令行之间轻松实现导航。

? ?

源代码控制性能:使得用户能够快速而又轻松地识别与其设计的已知版本相关的文件。 然后,他们可以导出重新生成具有相同源和设置的项目所需的源文件与脚本。

集成式时序收敛环境:在 ISE 9.1i 中对集成式时序收敛环境进行了扩展。 PACE、时序分析器、约束编辑器和布局规划器窗口的整合实现了这些窗口与 ISE 设计总结之间的交叉探测。 这使得用户能够从多个角度研究其设计和地址问题。 集成式时序收敛环境可用于 Virtex-5、Virtex-4 和 Spartan?-3A 器件。

功耗

动态功耗平均降低 10%

? ? ? ?

先进的综合和实现算法将动态功耗降低了10%

免费的、可下载的、领先的 Xilinx FPGA 的 XPower 估计器电子数据表让用户能够利用器件专用电子数据表工具快速而轻松地估计其项目的功耗。

XPower 分析器包含 ISE 的所有配置,可以执行详细的基于设计的功耗分析,包括导入详细的设计精度方面的仿真文件。

在 Xilinx 功耗中心,找到与功耗有关的问题www.xilinx.com/cn/power

本文来源:https://www.bwwdw.com/article/l6lg.html

Top