数字电路答案大全

更新时间:2023-11-29 01:10:01 阅读量: 教育文库 文档下载

说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

浙江省2002年4月高等教育自学考试

数字电路试题

课程代码:02344

一、填空题(每小题2分,共20分) 1.(3AD.08)16=(_________)10=(_____)8

2.CMOS的最基本的逻辑单元是由_________和_________按照互补对称形式连接起来构成的。

3.按照数据写入方式特点的不同,ROM可分为掩膜ROM,_________,_________。

4.基本RS触发器的约束条件,由与非门构成的为_________,由或非门构成的为________。 5.二值逻辑中,变量的取值不表示_________,而是指______。

6.开关的开通时间ton是指开关由_________状态转换到_____状态所需的时间。 7.描述时序电路的逻辑表达式为_________、_____和驱动方程。 8.施密特触发器具有_________特性,定义为参数△UT=_________。

9.TTL反相器输入接电阻Ri>2.5kΩ时,输出电压u0为_________,通常把2.5kΩ电阻称为_________。

10.用组合电路构成多位二进制数加法器有_________和_____二种类型。

二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在

题干的括号内。每小题2分,共20分)

1.若ABCDEFGH为最小项,则它有逻辑相邻项个数为( )

A. 8 B. 82 C. 28 D. 16 2.半导体二极管截止时,外加电压uD为( ) A. <1.4v B. <1v C. <0.7v D. <0.5v

3.如果编码0100表示十进制数4,则此码不可能是( )

A. 8421BCD码 B. 5211BCD码 C. 2421BCD码 D. 余3循环码 4.用或非门构成基本触发器,发生竞态现象时,RS变化为( ) A. 00→11 B. 01→10 C. 11→00 D. 10→01 5.构成移位寄存器不能采用的触发器为( )

A. R-S型 B. J-K型 C. 主从型 D. 同步型 6.555定时器构成的单稳态触发器输出脉宽tw为( ) A.1.3RC B.1.1RC C.0.7RC D.RC

7.A/D转换器中,转换速度最高的为( )转换。

A. 并联比较型 B. 逐次渐近型 C. 双积分型 D. 计数型 8.TTL参数由大到小排列正确的是( ) A. UOHmin、 UIHmin、 UILmax、 UOLmax B. UIHmin、 UOHmin、 UOLmax、 UILmax C. UOHmin、 UIHmin、 UOLmax、 UILmax D. UIHmin、 UOHmin、 UILmax、 UOLmax

9.4位集成数值比较器至少应有端口数( )个。 A. 18 B. 16 C. 14 D. 12

10.以下PLD中,与、或阵列均可编程的是( )器件。 A. PROM B. PAL C. PLA D. GAL

三、分析题(1、2、3题各5分,4、5、6、7题各6分,共39分) 1.用公式和定理化简

Y(A,B,C,D,E)=AB+BD+AD+DCE

2.写出取样定理的关系式。如果输入模拟电压uI中最高频率分量的频率即fImax=10kHz,则取样信号us频率的下限值应是多少?完成一次A/D转换所需时间的上限应是多少?

3.分析电路,确定在给定输入电压下的输出电压,画出此电路相应的符号。(MOS管开启电压为2v)。

4.分析ROM存贮矩阵连线图,写出输出各函数的标准表达式,指出电路逻辑功能。

5.分析电路,写出驱动方程并根据输入画出波形Q1、Q2(设Q1、Q2初态为0)。

6.给定74163的状态表,分析电路,画出状态图,指出模值。

7.用555定时器及电阻R1、R2,电容C构成一个多谐振荡器。 要求(1)画出电路连线图(555用逻辑符号表示)。

(2)设振荡脉冲周期为1ms,占空比为80%,电容为0.01μf,求电阻R1、R2的值。 四、设计题(每小题7分,共21分) 1.设计组合电路,输入为一个4位二进制正整数B=B3B2B1B0,当B能被3整除时,输出Y=1,否则Y=0,要求列出真值表,并用8选1数据选择器(74LS151)实现,画出逻辑连线图(门电路可任选,B0从数据端输入)。

2.某机床共有4个电气开关(断为0,通为1),每一开关控制一个机器动作,生产某零件需8道工序,每道工序的开关通断列表如下,要求设计开关K2的组合电路,写出K2的方程,并用一块3-8线译码器(74LS138)及适当门电路实现。 工序 开 关 K3 K2 K1 K0 0 0 0 1 1 1 1 0 0 0 2 0 1 1 0 3 0 1 0 1 4 1 0 1 0 5 1 1 0 0 6 1 0 1 1 7 0 1 0 0 3.用边沿D触发器设计一个按自然态序进行计数的可控模值同步加法计数器,当M=0时,为二进制,当M=1时,为三进制。要求画出状态图,列出方程,画出逻辑连线图(门电路可任选)。

浙江省2002年4月高等教育自学考试

数字电路试题参考答案

课程代码:02344

一、填空题(每小题2分,共20分) 1. 941.03125 1655.02

2. P沟道增强型MOS管 N沟道增强型MOS管 3. 可编程ROM 可擦除可编程ROM

4. RS=0(或:R?S =1) RS=0 5. 数值 状态 6. 断开 闭合

7. 输出方程 状态方程 8. 滞回 uT+-uT-

9.低电平 开门电阻 10.串行进位 超前进位

二、单项选择题(每小题2分,共20分)

1.A 2.D 3.B 4.C 5.D 6.B 7.A 8.A 9.B 10.C 三、分析题(第1、2、3题各5分,第4、5、6、7题各6分,共39分) 1.Y=AB+BD+AD+AD+DCE =AB+BD+D+DCE =AB+BD+D=AB+D 2.关系式fs≥2fImax

fImax=10kHz fs最小为20KHz T最大为5×10-5S=50μS 3.A=0v MOS管截止 B=10v

A=10v>2v MOS管导通而且工作在可变电阻区导通电阻很小

10 B=·Ron≈0v

20?Ron 4.F1(A,B,C)=Σ(1,2,4,7) F2(A,B,C)=Σ(3,5,6,7) 电路为一位全加器 F1为S F2为Ci

5.J1=Q2·A D2=Q1 K1=B

6.按Q3Q2Q1Q0排列

M=8 7.由0.8=

R1?R2 则R1=3R2

R1?2R2 由tw1=1ms×0.8=0.8ms=0.7(R1+R2)C 则R1=84k R2=28k

四、设计题(每小题7分,共21分) 1.真值表 BB2 B1 BY 3 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 1 1 1 1

B3B2B1=A2A1A0

D0=0 D1=B0 D2=0 D3=B0 D4=B0 D5=0 D6=B0 D7=B0

2. 8道工序需3位二进数A2A1A0编码 K2(A2A1A0)=Σ(2,3,5,7)

本文来源:https://www.bwwdw.com/article/7vmt.html

Top